Nathalie Drach-Temam est professeur à l'université de Paris 6. Elle a obtenu son doctorat à l'université de Rennes 1 en 1994 et son habilitation à diriger des recherches à l'université de Paris-Sud en 2002. Ses thèmes de recherche concernent l'optimisation des programmes et des architectures pour les processeurs généralistes et embarqués haute-performance.
Réalisations du responsable dans le domaine de l’UE
C. Limousin, J. Sebot, A. Vartanian, N. Drach : Architecture Optimization for Multimedia Application Exploiting Data and Thread-Level Parallel, Journal of Systems Architecture, Elsevier Science. Volume 51, Issue 1, pages 15-27, 01/2005.
M. Dupré, N. Drach, O. Temam : VHC: Quickly Building an Optimizer for Complex Embedded Architectures, IEEE-ACM International Symposium on Code Generation and Optimization, pages 53-64, 2004.
M. Dupré, N. Drach : Algorithme d’ordonnancement dynamique pour exécution statique, Revue Technique et Science Informatiques (TSI), p. 713-735, vol. 22, 11/2003.
N. Drach, J.-L. Béchennec, O. Temam: Increasing Hardware Data Prefetching Performance Using the Second-Level Cache, Journal of Systems Architecture, Elsevier Science. Volume/Issue 48/4-5, pages 137-149, 11/2002.
J. Sebot, N. Drach : SIMD ISA Extensions: Power Efficiency on Multimedia, IEICE Transactions on Electronics, special issue on high-performance and low-power microprocessors, éditeur Oxford University Press. Volume E85-C, numéro 2, 2002.