Design and implementation of a 10 Gigabit Ethernet xaui test systems



Yüklə 1,66 Mb.
Pdf görüntüsü
səhifə36/49
tarix10.04.2022
ölçüsü1,66 Mb.
#115212
1   ...   32   33   34   35   36   37   38   39   ...   49
Design and implementation of a 10 Gigabit Ethernet XAUI test syst

8 8 8 3 2 2 2 1 8 1 1 8 8 1 3 3 8

^ssaamiiasms

One-Shot

8 2 8 3 3 8 3 8 X 8 X 8 8 3 2 * 2

8 8 8 3 1 8 2 2 9 1 1 2 8 1 2 3 0

^ 8 3 2  82 8 2 2 1 0 8 1 1 2 8

Secondary RAM 

One-Shot

8 2 8 3 2 8 2 0 1 3 1 8 8 3 2 1 0

8 0 8 3 1 2 . 2 1 2 X 2 2 2 2 . 3 1 0

im m i m m  

11

 

n



Figure 4.3: Transmit RAMs

Flag bit


-identifies end of 

secondary 

pattern

The Transmit RAM is a dual-port RAM. The dual-port RAM allows the tester to update 

the  RAM  contents  on  the  fly  without  reprogramming  the  FPGA  itsself.  The  desired 

transmit patterns are transmitted to the board over the serial interface, using the Xmodem 

protocol.  Xmodem  is  a half-duplex  communication  protocol.  It  breaks  up  the  data  into

36

Reproduced  with  permission  of the  copyright  owner.  Further reproduction  prohibited without  permission.




series  of  packets  for  transmission.  The  receiver,  either  acknowledges  (ACK)  or  not 

acknowledges  (NAK)  the  packets.  The  receiver  determines  whether  the  packet  is 

correctly received or not based on the CRC. The Xmodem protocol was available for the 

Gigabit Media Independent Interface (GMII). The protocol was adopted for use in the  10 

Giga bit XAUI testing  system.  The  PowerPC  receives  the data packets,  and updates  the 

pattern  RAM  through  the 




Yüklə 1,66 Mb.

Dostları ilə paylaş:
1   ...   32   33   34   35   36   37   38   39   ...   49




Verilənlər bazası müəlliflik hüququ ilə müdafiə olunur ©muhaz.org 2024
rəhbərliyinə müraciət

gir | qeydiyyatdan keç
    Ana səhifə


yükləyin