Politehica din Bucuresti proiect de diplomă Facultatea transporturi


MCU Control şi Status Register – MCUCSR



Yüklə 1,46 Mb.
səhifə49/104
tarix09.01.2022
ölçüsü1,46 Mb.
#91958
1   ...   45   46   47   48   49   50   51   52   ...   104
1.8.2 MCU Control şi Status Register – MCUCSR

Fig.3.29 Registrul MCUCSR


Bit 6 – ISC2: Interrupt Sense Control 2

Asynchronous External Interrupt 2 este activată de pinul extern INT2 SREG I-bit şi corespondenţa cu magistrala GICR este setată.Dacă ISC2 este setat ‘0’ logic nivelul superior al INT2 activează întreruperea.Nivelurile lui INT2 lucrează în modul asincron.Pulsurile INT2 mai mici decat minimul stabilit vor genera o întrerupere.La schimbarea logică a bitului ISC2 poate să apară o întrerupere. Pentru aceasta este recomandat să se dezactiveze INT2 prin trecerea în starea ‘off’ în registrul GICR a bitului Interrupt Enable.După aceea bitul ISC2 poate fi modificat.În final bitul INT2 Interrupt Flag trebuie dezactivat prin trecerea în ‘1’ logic în registrul GIFR înainte de producerea unei noi întreruperi.


Tabelul. 22




Yüklə 1,46 Mb.

Dostları ilə paylaş:
1   ...   45   46   47   48   49   50   51   52   ...   104




Verilənlər bazası müəlliflik hüququ ilə müdafiə olunur ©muhaz.org 2024
rəhbərliyinə müraciət

gir | qeydiyyatdan keç
    Ana səhifə


yükləyin