Politehica din Bucuresti proiect de diplomă Facultatea transporturi



Yüklə 1,46 Mb.
səhifə77/104
tarix09.01.2022
ölçüsü1,46 Mb.
#91958
1   ...   73   74   75   76   77   78   79   80   ...   104
1.10.8 Recuperarea asincronă a datelor
Atunci când ceasul receptorului este sincronizat cu bitul de start, recepţia datelor începe.Unitatea de recuperare a datelor utilizează un dispozitiv cu 16 stări pentru fiecare bit în modul normal de funcţionare şi 8 stări pentru modul dublă viteză.Figura 3.37 arată un exemplu de biţi de date şi paritate.

Fig.3.37

Decizia de pe nivelul de bit al receptorului este luată de majoritate,de cele trei eşantioane din centrul bitului recepţionat.Numerele încadrate în chenar arată centrul eşantionului.Logica de decidere : dacă două din cele trei eşantioane sunt pe frontul superior,bitul recepţionat este înregistrat ca ‘1’  logic ;dacă două din cele trei eşantioane sunt pe frontul inferior atunci bitul recepţionat este înregistrat ca zero ‘0’ logic.Pentru semnalele recepţionate la pinul RxD este montat un filtru trece jos.Procesul de recuperare este repetat până când un cadru complet este recepţionat,inclusiv bitul de stop.Observaţie :receptorul foloseşte doar primul bit de stop al cadrului recepţionat.


Figura 3.38 prezintă o mostra a bitului de stop şi al celui mai apropiat început al bitului de start pentru următorul cadru.

Figura 3.38
O nouă tranziţie de la frontul superior la frontul inferior ce indică bitul de start al unui nou cadru poate fi recepţionat după ultimul bit ales de majoritate.În modul normal primul eşantion de pe frontul superior poate fi în punctul A.Pentru modul dublă viteză poate fi întârziat la B.C indică bitul de stop pentru o lungime maximă.Primul bit de start detectează efectul seriei de operaţii asupra receptorului.

Yüklə 1,46 Mb.

Dostları ilə paylaş:
1   ...   73   74   75   76   77   78   79   80   ...   104




Verilənlər bazası müəlliflik hüququ ilə müdafiə olunur ©muhaz.org 2024
rəhbərliyinə müraciət

gir | qeydiyyatdan keç
    Ana səhifə


yükləyin