Examen practic la sfârşitul semestrului, conceptie BD simpla, rulare pe calculator.
In nota finala se iau in considerare activitatea la laborator (50%).
F.COMPATIBILITATE INTERNATIONALA -
Stanford University Computer Engineering&Science
http://infolab.stanford.edu/db_pages/classes.html
-
California University Riverside- Computer Science major
Data:20.03.2007
DIRECTOR DEPARTAMENT TITULAR DE DISCIPLINĂ,
prof.dr.ing. Vladimir CREŢU prof.dr.ing. Ionel JIAN
UNIVERSITATEA „POLITEHNICA”DIN TIMIŞOARA
SYLLABUS
pentru disciplina:
“SISTEME CU MICROPROCESOARE”
FACULTATEA: AUTOMATICĂ ŞI CALCULATOARE
DOMENIUL / SPECIALIZAREA: CALCULATOARE ŞI TEHNOLOGIA INFORMAŢIEI
Anul de studii: III
Semestrul: 2
Titularul cursului: ş.l. dr. ing. Marius Marcu
Colaboratori:
Numar de ore/saptamana/Verificarea/Credite
|
Curs
|
Seminar
|
Laborator
|
Proiect
|
Examinare
|
Credite
|
2
|
0
|
2
|
0
|
Distribuită
|
4
|
A. OBIECTIVELE CURSULUI
Disciplina îşi propune să prezinte cunoştinţe legate de arhitectura calculatoarelor personale (PC), a plăcilor de bază şi noţiuni avansate implementate în procesoarele actuale. Cursurile disciplinei au ca obiective formarea studenţilor pentru cunoaşterea şi întelegerea calculatoarelor PC, plăcilor de bază, chipsetului, interfeţelor şi magistralelor precum şi a microprocesoarelor actuale şi caracteristicilor acestora: register file, inorder execution, instruction pool, optimization, branch prediction, hyperthreading, dual şi multi-core, etc.
B. SUBIECTELE CURSULUI
1. Arhitectura calculatorului PC: microprocesor, memorie, placa de bază, interfeţe, magistrale.
2. Arhitectura microprocesoarelor superscalare: structura de registre, unităţi de execuţie, optimizarea codului, execuţia instrucţiunilor, predicţia salturilor, coada de instrucţiuni, banda de asamblare, VLIW
3. Microprocesoare x86: Intel vs. AMD, 32 şi 64 biţi
4. Microprocesoare RISC
5. Plăci de bază: chipset, magistrale (FSB, PCI, PCIExpress, AGP)
6. Interfeţe de I/O: serial, paralel, USB
7. Interfeţe de stocare: harddisk, IDE, SATA
8. Procesoare mobile: controlul puterii, reducerea temperaturii, scalare tensiuni de alimentare
9. Programarea procesoarelor în modul protejat
10. Sisteme cu multiprocesare: hyperthreading ,dual-core şi multi-core, multiprocesor
11. Dimensionarea sistemelor fizice pentru aplicaţii
C. SUBIECTELE APLICATIILOR (laborator, seminar, proiect)
1. Placa de bază
2. Memorii
3. Interfaţa serie
4. Interfaţa paralelă
5. Interfaţa USB
6. Identificarea procesorului
7. Modul de lucru protejat
D. BIBLIOGRAFIE Se indică maximum trei titluri bibliografice de referinţă
1. Daniel Tabak, Advanced Microprocessors, McGraw-Hill, 1995.
2. William Bolton, Microprocessor Systems, Longman, 2000.
3. Barry Brey, The Intel Microprocessors, Prentice Hall, 2005.
E. PROCEDURA DE EVALUARE Examen scris la sfarsitul semestrului (60%) plus activitatea pe parcurs (40%). Examenul are o durată de 3 ore, conţine 12 de întrebări (10 teoretice şi 2 aplicative)
F.COMPATIBILITATE INTERNATIONALA Western Michigan University, Computer Science, Advanced Microprocessor Applications
http://homepages.wmich.edu/~grantner/ece605/605Syl-F06.pdf
Sussex University, Department of Computer Science and Engineering, Advanced Microprocessor Systems, http://www.sussex.ac.uk/Units/publications/sabroad2007/courses/Engineering%20and%20design/2747
Pennsylvania State University, Computer Science, Advanced Microprocessor Systems, http://www.psu.edu/bulletins/bluebook/courses/cmpet/241.htm
Data: 26.03.2007
DIRECTOR/SEF DEPARTAMENT/CATEDRA TITULAR DE DISCIPLINĂ,
prof. dr. ing. Vladimir Creţu sl. dr. ing. Marius MARCU
UNIVERSITATEA „POLITEHNICA”DIN TIMIŞOARA
SYLLABUS
pentru disciplina:
“INGINERIA CALCULATOARELOR”
FACULTATEA: AUTOMATICĂ ŞI CALCULATOARE
DOMENIUL / SPECIALIZAREA: CALCULATOARE ŞI TEHNOLOGIA INFORMAŢIEI
Anul de studii: III
Semestrul: 2
Titularul cursului: prof. dr. ing. Mircea Vlăduţiu
Colaboratori: as. ing. Versavia Ancuşa, prep. ing. Alexandru Amaricăi, prep. ing. Oana Boncalo
Numar de ore/saptamana/Verificarea/Credite
|
Curs
|
Seminar
|
Laborator
|
Proiect
|
Examinare
|
Credite
|
2
|
0
|
2
|
0
|
Distribuită
|
4
|
A. OBIECTIVELE CURSULUI
Cursul se concentreaza asupra modelelor si metodelor utilizate in analiza si designul sistemelor de intrare-iesire, a mijloacelor de interconectare utilizate in sistemele de calcul si a controlului erorilor. Gestiunea erorilor constituie un obiectiv primordial in implementarea unor sisteme precum retelele de comunicatii si stocare. Cursul urmareste familiarizarea cu conceptele de baza si state-of-the-art conexe analizei si designului pro-performanta. Vor fi studiate metode de analiza a performantei si a impactului asupra acesteia de aspecte legate de implementare. Aspectele practice vor fi observate prin intermediul lucrarilor practice de laborator, a modelarilor si simularilor in VHDL.
B. SUBIECTELE CURSULUI
Capitolul 1. Sisteme de intrare-iesire
1.1 Tipuri de sisteme de intrare-iesire
1.2. Conectarea sistemelor de intrare-iesire la procesor si ierarhia de memorie
1.3 Performanta in sistemele de intrare-iesire
1.4.Fiabilitate, disponibilitate, RAID
1.5. Interfatarea cu sistemul de operare
1.6. Designul unui sistem de intrare-iesire
Capitolul 2. Interconectarea in sistemele de calcul
2.1. Retele de comunicatii
2.2. Conectarea unei retele de comunicatii la sistemul de calcul
2.3. Medii de comunicatie
2.4. Retele de sisteme de calcul
2.5 Probleme ale retelelor. Interfata cu memoria VS retea. Partitionare hardware-software
2.6. Exemple: Retele ATM
Capitolul 3.Controlul erorilor prin coduri la transferul informatiei
3.1. Capacitatea de detecţie şi corecţie a erorilor
3.2. Corecţia erorii singulare
3.3. Scheme de transmisie si receptie pentru corectia erorii singulare
3.4. Coduri Hamming
3.5. Coduri Hamming modificate
3.6. Corecţia erorii singulare şi detecţia tuturor erorilor duble
3.7. Scheme de transmisie si receptie pentru corectia erorii duble si detectia erorilor singulare
3.8. Corecţia erorilor duble
3.9. Coduri pentru chip-uri de memorie
C. SUBIECTELE APLICATIILOR (laborator, seminar, proiect)
-
Interconectarea la nivel de magistrale. Estimarea impactului asupra performantei sistemului de calcul a interconectarii perifericelor prin magistrale
-
Estimarea impactului asupra performantei sistemului a unei ierarhii de memorii
-
Design, modelare si simulare a unei interfete RAID
-
Modelarea parametrilor de retea. Estimari performata/cost
-
Modelarea si simularea unei scheme de transmisie cu facilitati de detectie a erorii singulare
-
Modelarea si simularea unei scheme de transmisie cu facilitati de corectie a erorii singulare
-
Modelarea si simularea unei scheme de receptie cu facilitati de detectie a erorii singulare
-
Modelarea si simularea unei scheme de receptie cu facilitati de corectie a erorii singulare
-
Modelarea si simulare unui sistem de transmisie-receptie de date. Validare prin injectie de erori
D. BIBLIOGRAFIE
1. David A. Patterson, John L. Hennessy: “Computer Architecture. A Quantitative Approach”, Morgan Kaufmann Publishers Inc., 1990, 1996
2. T.R.N. Rao, E. Fujiwara. Error-Control Coding for Computer Systems. Prentice-Hall, 1989.
3. Daniel Tabek: “Advanced Microprocessors”, McGraw-Hill, Inc, 1995
Dostları ilə paylaş: |