Curs 1 Introducere



Yüklə 106,53 Kb.
səhifə10/15
tarix05.01.2022
ölçüsü106,53 Kb.
#76729
1   ...   7   8   9   10   11   12   13   14   15
Curs 6 SMP
Soluţii de arbitrare a magistralei E (MAGE)

Ea poate interconecta mai multe MM, fiecare putând prelua controlul în cazul unui transfer de date.

Logica de gestionare a priorit de acces a resurselor de pe MAGE necesită un circuit denumit logică de arbitrare a magistralei (LAM). Acesta poate fi de tip centralizat sau distribuit fizic pe MM.

La mag MB, LAM este integrată pe fiecare MM; ea permite alocarea unei resurse comune de pe MB unui MM dacă acesta deţine prioritatea de acces cea mai înaltă. Gestiunea se realizează serial şi paralel. Se folosesc i8288 şi i8289.



Gestiunea serială.

CBREQ/ - cerere comună la MAGE; este linie cu colector în gol ce poate fi comandată de către toate MM în scopul informării MM curent asupra unei cereri de acces la MAGE din partea altor MM.

BUSY/ - indică MAGE ocupată, poate fi activat de MM curent pentru a realiza o excluziune mutuală. Prin acest mecanism MM curent poate inhiba accesul la MAGE pentru un MM de prioritate superioară. Prioritatea este fixată prin alocarea fizică a legăturii PPRI/ cu BPRO/ la nivelul fundului de sertar. Poziţia acestuia în sertar determină prioritatea acestuia.

Dacă MM1 doreşte controlul MAGE, trece BPRO/ pe „1” logic ceea ce inhibă celelalte MM. MM operează asincron pe MAGE pentru a rezolva conflictele cererilor simultane. Când un MM doreşte controlul MAGE, acest MM examinează linia BUSY/; dacă este activă  MM curent utilizează MAGE sub forma unei secţiuni critice şi inhibă arbitrarea pentru MM; în caz contrar dacă MM curent este mai prioritar decât cel care a cerut accesul acesta aşteaptă până MM curent şi-a încheiat activitatea.

MM curent care a activat linia BUSY/ este informat asupra unor eventuale cereri ale celorlalte MM pe linia CBREQ/.

Numărul de MM ce pot fi conectate serial pentru arbitrarea accesului la MAGE este determinat de perioada BCLK, precum şi de timpul de propagare în lanţ de la BPRO/ la BPRI/. Suma timpilor de propagare de la BPRO/ la BPRI/ este necesar a fi astfel încât MM cel mai puţin prioritar să sesizeze linia sa de BPRI/ care trece în stare inactivă ca urmare a propagării în lanţ înaintea apariţiei frontului coborâtor al BCLK/.

tSM se referă la timpul de stabilizare şi memorare necesar ultimului MM din lanţ din momentul modificării BPRI. O soluţie pentru mărirea numărului de MM arbitrate serial este mărirea tBCLK.
Gestiunea paralelă.

Această variantă necesită circuite externe pentru gestionarea priorităţii ca urmare se utilizează o logică de arbitrare a LAM cu caracter distribuit şi o parte cu caracter concentrat.



Dacă există mai multe cereri de acces la MAGE, selectează la ieşirea sa codul binar al intrării active cu cea mai înaltă prioritate. Decodificarea activează ieşirea corespunzătoare codului binar generat de codificare.

Semnalele BCLK/, BUSY/, CBREQ/ au aceeaşi semnificaţie ca la arbitrarea serială în loc de BPRO/ se utilizează BPRQ/, cu semnificaţia de cerere de acces la MAGE.

Timpul de propagare aferent acestei logici de arbitrare paralelă este mai rapidă decât cea serială şi permite conectarea a 8 MM. Există posibilitatea de extindere la 16 MM folosind 2 codificatoare de prioritate.

Cele 2 tehnici prezentate reprezintă opţiuni de bază pentru arbitrarea MAGE în SMP utilizate în conducerea în timp real a proceselor industriale. În ambele cazuri prioritatea este fixă, realizată prin cablare la nivelul fundului de sertar.

Tehnici şi structuri de implementare a arbitrării.

Clasificare:

Dpdv a dispunerii spaţiale a LAM:

LAM concentrate şi LAM distribuite.

Dpdv al modului de gestionare a priorităţii:

Priorităţi fixe şi priorităţi variabile.

Dpdv al gradului de integrare a componentelor utilizaţi:

Implementarea cu CI pe scară mică.

Implementarea cu CI pe scară largă.

Implementarea cu reţele logice programabile.



Tehnici de alocare a priorităţii.

Prioritate fixă.

Introduce o coordonată strictă a priorităţii – de exemplu de la MM0 la MM7 (MM0 cel mai prioritar). O confirmare de acces la MAGE este emisă de arbitru doar dacă nu este activă sau în aşteptare o cerere a unui MM de prioritate mai mare.

Tehnica de servire cu interogare.

Toate MM plasează cereri de acces egale probabilistic şi sunt servite printr-o tehnică de rotaţie a priorităţilor.

Atunci când un transfer a fost terminat, prioritatea în lanţul închis se modifică astfel încât MM curent să fie cel mai puţin prioritar. La această tehnică MM au probabilitate egală de acces la MAGE.


Tehnica de servire executivă.

MM0 are permanent prioritatea maximă; ceilalţi au prioritate probabilistic egale conectaţi în structura tip 2).



Tehnica hibridă cu prioritate fixă şi servire prin interogare.

MM0  MM2 au prioritate fixă de tip 1;

MM3  MM7 au prioritate cu interogare de tip 2.





Structuri de arbitrare.

Structura de arbitrare analizate vor fi cele cu reţela logice programabile utilizate în implementare. Acestea utilizează expresii booleene neminimizată pentru implementarea algoritmului de arbitrare.

Structura unui automat pentru arbitrare.

R0…R7, G0…G7  confirmări de acces.

T1, T2 aceeaşi frecvenţă dar T2 este întârziat cu tau faţă de T1.

Cererile de acces BREQ0/…BREQ7/ sunt generate asincron din partea MM. Ele sunt sincronizate printr-o reţea cu bistabile de tip D. Se utilizează un ceas cu 2 faze (T1 şi T2). Cererile de acces BREQi/ sunt sincronizate cu T1 iar confirmările de acordare a accesului cu T2. timpul maxim de la apariţia unei cereri de acces şi până la sincronizarea ei este de maxim o perioadă.

Structura FPLS.

Structura cuprinde 8 bistabile de tip D şi o logică programabilă ce conţine circuite Şi-SAU cu rol de a genera noua stare D în funcţie de intrările directe şi vechea stare. Intrările pot fi programate cu intrări inversate sau neinversate.

Ieşirile Gi au următoarea caracteristică: la un moment dat maxim o ieşire este activă, indicând acordarea priorităţii către Master curent. Toate tehnicile de programare se pot implementa folosind această structură.

Criterii de specificare a procesoarelor monoplacă.

Modulele monoplacă ce constituie un SMP sunt alese dintr-o gamă de module standard proiectate. În raport cu cerinţele industriale, cu posibilitatea de alcătuire a structurilor de automatizare moderne. Caracteristicile sunt următoarele: capacitate mare de prelucrare, flexibilitatea configuraţiilor, o mare siguranţă în funcţionare.

Se pot defini clase de obiective fundamentale pentru specificarea procesoarelor monoplacă:

Autonomie funcţională, specializare funcţională, capacitate funcţională, capacitate de configurare variabilă.


Yüklə 106,53 Kb.

Dostları ilə paylaş:
1   ...   7   8   9   10   11   12   13   14   15




Verilənlər bazası müəlliflik hüququ ilə müdafiə olunur ©muhaz.org 2024
rəhbərliyinə müraciət

gir | qeydiyyatdan keç
    Ana səhifə


yükləyin